admin 发表于 2022-8-2 17:11:21

【智多晶FPGA-065】基于Verilog的OV5640采集片上DDR2缓存显示系统

[狗头保命]
案例简介

本案例使用片内DDR2存储器实现了摄像头数据的缓存并显示到800*480分辨率的RGB接口的液晶显示屏上。



[*]使用基于Verilog的I2C主机初始化OV5640摄像头
[*]使用VGA时序产生逻辑产生标准的VGA驱动时序
[*]使用Verilog编写DVP接口逻辑,实时捕获OV5640输出的图像数据
[*]将捕获的OV5640图像数据缓存在片上DDR2存储器中
[*]将DDR2中缓存的图像实时读取出来,送到800*480大小的显示屏上显示。




AC208-SA5Z案例效果



AC208-SA5Z案例源码


AC208案例效果


AC208案例源码


附加案例

另外再给2个衍生案例,分别为OV7725摄像头的显示程序和OV5640双目摄像头显示案例
AC208-SA5Z案例源码

AC208案例源码

更多智多晶FPGA相关资料,请查看下述汇总贴
【智多晶FPGA-001】小梅哥智多晶FPGA产品使用自助服务手册





页: [1]
查看完整版本: 【智多晶FPGA-065】基于Verilog的OV5640采集片上DDR2缓存显示系统