芯路恒电子技术论坛

 找回密码
 立即注册
热搜: 合集
查看: 4572|回复: 0

AC508MMC_CORE型SOC核心板应用笔记

[复制链接]
  • TA的每日心情
    慵懒
    2021-2-24 10:16
  • 422

    主题

    780

    帖子

    1万

    积分

    管理员

    Rank: 9Rank: 9Rank: 9

    积分
    15848
    QQ
    发表于 2021-1-10 21:04:16 | 显示全部楼层 |阅读模式
    1、核心板使用C part上的VDD50供电,需要底板给核心板提供一路电流不低于2A、电压为5V的供电电源。
    2、核心板上C part上的3.3V为核心板上产生的3.3V电压输出,在有需要的情况下可以用来为底板提供3.3V电源,如果底板自己产生3.3V电源,这些脚必须悬空不接。
    3、核心板上D part上的2.5V为核心板上产生的2.5V电压输出,在有需要的情况下可以用来为底板提供2.5V电源(例如配置IO电平为2.5V,以及JTAG接口给下载器的供电段),如果底板自己产生2.5V电源,这些脚必须悬空不接。
    4、核心板上D part上的VREFBxx为核心板上SOC芯片的低端电压参考,如果没有特殊要求,请将其接GND。
    5、核心板上D part上的VCCIO3A、VCCIO3B、VCCIO4A、VCCIO5A、VCCIO5B、VCCIO8A以及VCCPD3B4A、VCCPD3A、VCCPD5A、VCCPD5B、VCCPD8A为各个IO Bank的供电引脚和辅助电源脚,如果用户需要设置某个IO Bank为非3.3V电平标准,例如2.5V或者1.8V,则可以直接在底板上给对应的VCCIOxA或者VCCIOxB、以及对应的VCCPDxx连接到对应电压即可。同时,由于核心板上已经默认将所有的IO Bank的电平和辅助电源都都通电阻跳线接到了3.3V,因此,如果您需要使用其他非3.3V的电平,请在核心板上将对应的电阻拆掉。下图为核心板上的IO电平跳线示意图。总结下来就是VCCPD=2.5V,VCCIO<=2.5V,VCCIO>2.5V,VCCPD>=VCCIO
    vccio和vccpd.jpg
    6、核心板上所有GND都是连通的。核心板上相同信号名称的网络都是连通的,例如多个VCC50之间就是连通的。
    7、VCCBAT核心板上已经连接到3.3V了,底板上直接悬空即可。
    8、核心板A part上的以紫色颜色高亮标注的信号,信号名后都带一个A2GND,这是表示这些引脚在5CSEBA2U23(以下简称A2)和5CSEBA5U23(以下简称A5)器件上的不同功能,这些引脚,在使用A2器件时,需要接GND,在使用A5器件时,则可以当做普通IO使用。这个差异在设计底板时,要尤其关注。
    9、核心板上给FPGA设置了一个时钟晶振,为50MHz,接在FPGA的Y15管脚上。

    10、以下为我们提供的基于Altium Designer格式的原理图库和封装库。
    [Altium Designer]AC508MMC_CORE_FootPrint.rar (26.22 KB, 下载次数: 257)


    回复

    使用道具 举报

    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    QQ|小黑屋|Archiver|芯路恒电子技术论坛 |鄂ICP备2021003648号

    GMT+8, 2024-4-20 23:15 , Processed in 0.115130 second(s), 35 queries .

    Powered by Discuz! X3.4

    © 2001-2017 Comsenz Inc. Template By 【未来科技】【 www.wekei.cn 】

    快速回复 返回顶部 返回列表