芯路恒电子技术论坛

 找回密码
 立即注册
热搜: 合集
查看: 2143|回复: 0

【紫光同创】基于Verilog的OV5640采集DDR3缓存显示系统

[复制链接]

该用户从未签到

27

主题

29

帖子

218

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
218
发表于 2023-4-11 09:47:16 | 显示全部楼层 |阅读模式
案例简介

本案例使用片内DDR3存储器实现了摄像头数据的缓存并分别送到800*480分辨率的RGB接口的液晶显示屏或者在HDMI上显示。

1 使用基于Verilog的I2C主机初始化OV5640摄像头;

2 使用VGA时序产生逻辑产生标准的VGA驱动时序;

3 使用Verilog编写DVP接口逻辑,实时捕获OV5640输出的图像数据;

4 将捕获的OV5640图像数据缓存在片上DDR3存储器中;

5 将DDR3中缓存的图像实时读取出来,送到TFT显示屏上以及HDMI上显示;

ov5640_ddr3_tft_hdmi 案例适配硬件照片

ov5640_ddr3_tft 案例适配硬件照片.jpg

案例效果


4.jpg

ov5640_ddr3_tft_hdmi.rar (581.02 KB, 下载次数: 306)

更多紫光同创FPGA相关资料,请查看下述汇总贴
【紫光同创】紫光同创国产FPGA产品使用自助服务手册



回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|小黑屋|Archiver|芯路恒电子技术论坛 |鄂ICP备2021003648号

GMT+8, 2024-4-29 19:22 , Processed in 0.110512 second(s), 34 queries .

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc. Template By 【未来科技】【 www.wekei.cn 】

快速回复 返回顶部 返回列表